

Aluno:

## UNIVERSIDADE FEDERAL DE PERNAMBUCO CURSO DE ENGENHARIA DA COMPUTAÇÃO

Disciplina: Sistemas Digitais (IF675)

Prof. Abel Guilhermino

Segunda Prova --- Turma: E2 --- Data: 03/09/2022

Matrícula:

| NOTA: |  |
|-------|--|
|       |  |
|       |  |
|       |  |
|       |  |
|       |  |

| (Questão 1) Implemente um circuito contador que conte de 0 até 48 usando Flip-Flop JK. Ao          |
|----------------------------------------------------------------------------------------------------|
| chegar à contagem em 48, o circuito deve reiniciar contando em 0 (o número 48 deve aparecer para   |
| o usuário em um display de 7 segmentos). Indicar todas as entradas e saídas do circuito bem como o |
| bit mais significativo e menos significativo. Caso seja necessário pode usar Preset e Clear. (2,0  |
| pontos) Obs: Usar FF JK. Não precisa implementar o FF                                              |

(Questão 2) Implemente o **registrador** de deslocamento SHIFT RIGHT de 5 bits com entrada serial (I) e saída serial (F) usando o Flip-Flop JK da questão anterior. Mostre o **diagrama de tempo** (formas de onda) que implementa o circuito para a entrada "11001" especificando os valores disponíveis nas saídas do registrador, a cada pulso de clock (bit mais significativo à esquerda). O primeiro bit a entrar é o menos significativo. Considere este diagrama de tempo para 10 pulsos de relógio. Mostrar os valores para todas as saídas (Q) dos FFs. (2,0 pontos).

(Questão 3) Usando **Máquinas de Estados**, implemente em **Verilog** o protocolo de comunicação conforme figura abaixo. O sistema deve colocar S=1 quando o usuário digitar a tecla (1), representada pelo binário "1001" e deve colocar S=0 quando digitar a tecla (2), representada pelo binário "1010". Desenhe o **Diagrama de Estados** da máquina de estados. Além do clock e Data indicados na figura, que são entradas, há um clock (CCC) de 5MHz e um reset (Reset) ativo em nível lógico 1. (3,0 pontos).



(Questão 4) Implemente um **circuito sequencial usando FlipFlops** e componentes combinacionais que forneça a funcionalidade a seguir. A ideia é que de 5 em 5 segundos, o circuito indicado abaixo incremente de 1 a saída P de 4 bits. Mas a saída P só será atualizada (incrementada) se houve pelo menos um evento com pulso  $0\rightarrow 1\rightarrow 0$  na entrada S1 no último ciclo de 5 segundos. A cada 5 segundos a contagem deve ser resetada. O circuito tem um clock de entrada CLK=2Hz. O Contador deve iniciar de 0 e ao chegar ao final ele deve reiniciar e continuar o processo. (3,0 pontos).



Obs: Se for detectado plágio em alguma prova, todos os envolvidos terão nota zero.